pesenan_bg

produk

10AX115H2F34E2SG FPGA Arria® 10 Kulawarga GX 1150000 Sél Téhnologi 20nm 0.9V 1152-Pin FC-FBGA

pedaran pondok:

Kulawarga alat 10AX115H2F34E2SG diwangun ku FPGAs sareng SoCs-kinerja tinggi sareng hemat daya 20 nm mid-range.

Kinerja anu langkung luhur tibatan generasi pertengahan sareng high-end generasi sateuacana
FPGAs


Rincian produk

Tag produk

Spésifikasi Téknis Produk

EU RoHS

matuh

ECCN (AS)

3A991

Status Bagian

Aktip

HTS

8542.39.00.01

SVHC

Sumuhun

SVHC ngaleuwihan bangbarung

Sumuhun

Otomotif

No

PPAP

No

Nami kulawarga

Arria® 10 GX

Téhnologi Prosés

20nm

Pamaké I/Os

504

Jumlah ngadaptar

1708800

Tegangan Pasokan Operasi (V)

0.9

Unsur Logika

1150000

Jumlah Multipliers

3036 (18x19)

Tipe Mémori Program

SRAM

Mémori Dipasang (Kbit)

54260

Total Jumlah Blok RAM

2713

EMACs

3

Unit Logika Alat

1150000

Jumlah Alat DLLs / PLLs

32

Saluran Transceiver

96

Laju Transceiver (Gbps)

17.4

DSP husus

1518

PCIe

4

Programmability

Sumuhun

Rojongan Reprogrammability

Sumuhun

Perlindungan salinan

Sumuhun

In-System Programmability

Sumuhun

Kelas Speed

2

Standar I / O Tunggal

LVTTL|LVCMOS

Interface Mémori éksternal

DDR3 SDRAM|DDR4|LPDDR3|RLDRAM II|RLDRAM III|QDRII+SRAM

Tegangan Pasokan Operasi Minimum (V)

0.87

Tegangan Pasokan Operasi Maksimum (V)

0.93

Tegangan I/O (V)

1.2|1.25|1.35|1.5|1.8|2.5|3

Suhu Operasi Minimum (°C)

0

Suhu Operasi Maksimum (°C)

100

Supplier Suhu Kelas

Dipanjangkeun

Ngaran dagang

Arria

Pamasangan

Permukaan Gunung

Bungkusan Jangkungna

2.95

Bungkusan Lebar

35

Pakét Panjang

35

PCB robah

1152

Ngaran Paket Standar

BGA

Paket Panyadia

FC-FBGA

Jumlah Pin

1152

Wangun kalungguhan

Bal

Bedana jeung hubungan antara FPGA na CPLD

1. FPGA harti jeung ciri

FPGAadopts konsép anyar ngaranna Logic Cell Array (LCA) jeung Configurable Logic Block (CLB) jeung Input Output (IOB) Blok jeung Interconnect.Modul logika configurable mangrupakeun Unit dasar pikeun ngawujudkeun fungsi pamaké, nu biasana disusun kana Asép Sunandar Sunarya sarta nyebarkeun sakabeh chip.Modul input-output IOB ngalengkepan panganteur antara logika dina chip sarta pin pakét éksternal, sarta biasana disusun sabudeureun Asép Sunandar Sunarya chip.Kabel internal diwangun ku rupa-rupa panjang bagéan kawat sareng sababaraha saklar sambungan anu tiasa diprogram, anu nyambungkeun sababaraha blok logika anu tiasa diprogram atanapi blok I / O pikeun ngabentuk sirkuit kalayan fungsi khusus.

Fitur dasar FPGA nyaéta:

  • Ngagunakeun FPGA mendesain sirkuit ASIC, pamaké teu kudu proyek produksi, bisa meunang chip cocog;
  • The FPGA bisa dipaké salaku sampel pilot séjén pinuh ngaropéa atawa semi-ngaropéasirkuit ASIC;
  • Aya loba pisan pemicu jeung I / O pin di FPGA;
  • FPGA mangrupikeun salah sahiji alat kalayan siklus desain anu paling pondok, biaya pangembangan panghandapna sareng résiko panghandapna dina sirkuit ASIC.
  • FPGA ngadopsi prosés CHMOS-speed tinggi, konsumsi kakuatan low, sarta bisa cocog sareng tingkat CMOS na TTL.

2, harti jeung ciri CPLD

CPLDutamana diwangun ku Programmable Logic Macro Cell (LMC) sabudeureun puseur Unit matrix interkonéksi programmable, nu LMC struktur logika leuwih kompleks, sarta ngabogaan kompleks I / O Unit struktur interkonéksi, bisa dihasilkeun ku pamaké nurutkeun kana. kabutuhan struktur sirkuit husus, pikeun ngalengkepan fungsi nu tangtu.Kusabab blok logika anu interconnected kalawan kawat logam panjang tetep dina CPLD, sirkuit logika dirancang boga predictability waktu sarta avoids disadvantage prediksi lengkep tina timing struktur interconnected segmented.Ku 1990s, CPLD dimekarkeun leuwih gancang, teu ukur mibanda ciri erasure listrik, tapi ogé mibanda fitur canggih kayaning scanning ujung na programming online.

Karakteristik program CPLD nyaéta kieu:

  • Logis jeung memori sumberdaya loba pisan (Cypress De1ta 39K200 boga leuwih ti 480 Kb RAM);
  • Modél timing fléksibel jeung sumberdaya routing kaleuleuwihan;
  • Fleksibel pikeun ngarobah kaluaran pin;
  • Bisa dipasang dina sistem jeung reprogrammed;
  • Sajumlah ageung unit I/O;

3. Bedana jeung sambungan antara FPGA na CPLD

CPLD nyaéta singketan tina alat logika programmable kompléks, FPGA nyaéta singketan tina widang Asép Sunandar Sunarya programmable Gerbang, fungsi dua dasarna sarua, tapi prinsip palaksanaan rada béda, jadi urang kadang bisa malire bédana antara dua, koléktif. disebut alat logika programmable atanapi CPLD / FPGA.Aya sababaraha perusahaan anu ngahasilkeun CPLD/FPGas, tilu anu panggedéna nyaéta ALTERA,XILINX, sareng LAT-TICE.CPLD dekomposisi fungsi logika combinatorial pisan kuat, hiji unit makro bisa decompose belasan atawa malah leuwih ti 20-30 input logika combinatorial.Tapi, LUT FPGA ngan ukur tiasa ngadamel logika kombinasional tina 4 input, janten CPLD cocog pikeun ngarancang logika kombinasional kompleks sapertos decoding.Nanging, prosés manufaktur FPGA nangtukeun yén jumlah LUT sareng pemicu anu aya dina chip FPGA ageung pisan, sering rébuan rébu, CPLD umumna ngan ukur tiasa ngahontal 512 unit logis, sareng upami harga chip dibagi ku jumlah logis. unit, rata-rata biaya unit logis FPGA jauh leuwih handap tina CPLD.Janten upami sajumlah ageung pemicu dianggo dina desain, sapertos ngarancang logika waktos anu kompleks, maka ngagunakeun FPGA mangrupikeun pilihan anu saé.

Sanaos FPGA sareng CPLD mangrupikeun alat ASIC anu tiasa diprogram sareng gaduh seueur ciri umum, kusabab bédana dina struktur CPLD sareng FPGA, aranjeunna gaduh ciri sorangan:

  • CPLD leuwih cocog pikeun ngalengkepan rupa-rupa algoritma jeung logika combinatorial, sarta FPGA leuwih cocog pikeun ngalengkepan logika sequential.Kalayan kecap sanésna, FPGA langkung cocog pikeun struktur beunghar flip-flop, sedengkeun CPLD langkung cocog pikeun struktur flip-flop kawates sareng struktur beunghar istilah produk.
  • Struktur routing kontinyu CPLD nangtukeun yén reureuh timing na nyaeta seragam jeung bisa diprediksi, sedengkeun struktur routing segmented of FPGA nangtukeun yén reureuh na teu bisa diprediksi.
  • FPGA boga leuwih kalenturan ti CPLD dina programming.
  • CPLD diprogram ku ngarobih fungsi logika tina sirkuit internal tetep, sedengkeun FPGA diprogram ku cara ngarobih kabel sambungan internal.
  • Fpgas tiasa diprogram dina gerbang logika, sedengkeun CPLDS diprogram dina blok logika.
  • FPGA langkung terpadu tibatan CPLD sareng gaduh struktur kabel sareng palaksanaan logika anu langkung kompleks.

Sacara umum, konsumsi kakuatan CPLD langkung ageung tibatan FPGA, sareng langkung luhur tingkat integrasi, langkung atra.


  • saméméhna:
  • Teras:

  • Tulis pesen anjeun di dieu sareng kirimkeun ka kami