LCMXO2-256HC-4TG100C Asli sareng Anyar Kalayan Harga Kalapa Dina Penyalur IC Saham
Atribut produk
Kode Pbfree | Sumuhun |
Kodeu Rohs | Sumuhun |
Bagian Kodeu Daur Kahirupan | Aktip |
Ihs Produsén | Kisi semikonduktor CORP |
Kode Paket Bagian | QFP |
Katerangan pakét | LFQFP, |
Jumlah Pin | 100 |
Ngahontal Code minuhan | patuh |
Kode ECCN | EAR99 |
Kodeu HTS | 8542.39.00.01 |
Samacsys Produsén | Semikonduktor kisi |
Fitur tambahan | Ogé beroperasi dina suplai nominal 3,3 V |
Kode JESD-30 | S-PQFP-G100 |
Kode JESD-609 | e3 |
Panjangna | 14 mm |
Tingkat sensitipitas Uap | 3 |
Jumlah Input Dedicated | |
Jumlah Jalur I/O | |
Jumlah Input | 55 |
Jumlah Kaluaran | 55 |
Jumlah Terminal | 100 |
Suhu Operasi-Max | 85 °C |
Suhu Operasi-Min | |
Organisasi | 0 INPUT DEDIKASI, 0 I/O |
Fungsi Kaluaran | CAMPURAN |
Bungkusan Bahan Awak | PLASTIK/EPOXY |
Kodeu pakét | LFQFP |
Pakét Equivalence Code | TQFP100,.63SQ |
Wangun bungkusan | PANGKAT |
Pakét Style | FLATPACK, LOW PROFIL, PITCH HALUS |
Métode bungkusan | DULANG |
Suhu Reflow Puncak (Cel) | 260 |
Suplai kakuatan | 2.5/3.3 V |
Tipe Logika Programmable | FLASH PLD |
Rambatan Reureuh | 7.36 ns |
Status Kualifikasi | Teu mumpuni |
Seated Jangkungna-Max | 1,6 mm |
Tegangan suplai-Max | 3.462 V |
Tegangan suplai-Min | 2.375 V |
Tegangan suplai-Nom | 2,5 V |
Permukaan Gunung | Enya |
Kelas Suhu | LAIN |
Terminal Rengse | Matte Tin (Sn) |
Bentuk Terminal | GULL WING |
Lapang Terminal | 0,5 mm |
Posisi Terminal | QUAD |
Waktos @ Puncak Reflow Suhu-Max (s) | 30 |
Lebar | 14 mm |
Bubuka produk
The Complex Programmable Logic Device (CPLD) nyaéta aplikasi-spésifik Integrated Circuit (ASIC) dina LSI (Large Scale Integrated Circuit) Integrated Circuit).Ieu cocog pikeun kontrol desain sistem digital intensif, sarta kontrol reureuh na nyaeta merenah.CPLD mangrupikeun salah sahiji alat anu paling gancang ngembang dina sirkuit terpadu.
Komponén CPLD
CPLD mangrupakeun alat logika programmable kompléks kalawan skala badag tur struktur kompléks, nu milik rentang badag skala.sirkuit terpadu.
CPLD boga lima bagian utama: blok Asép Sunandar Sunarya logis, Unit makro, istilah produk nambahan, Asép Sunandar Sunarya kabel programmable jeung blok kontrol I / O.
1. Blok Array Logis (LAB)
Blok array logis diwangun ku susunan 16 sél makro, sarta sababaraha LABS disambungkeun babarengan ku programmable array (PIA) jeung beus global.
2. Unit makro
Unit makro dina séri MAX7000 diwangun ku tilu blok fungsional: susunan logis, matriks pilihan produk, sareng register anu tiasa diprogram.
3. istilah produk ngalegaan
Hiji istilah produk unggal sél makro bisa tibalik dikirim deui ka Asép Sunandar Sunarya logis.
4. Programmable kabel Asép Sunandar Sunarya PIA
Unggal LAB bisa disambungkeun pikeun ngabentuk logika diperlukeun ngaliwatan Asép Sunandar Sunarya kabel programmable.Beus global ieu mangrupikeun saluran anu tiasa diprogram anu tiasa nyambungkeun sumber sinyal dina alat ka tujuanana.
5. abdi / O blok kontrol
blok kontrol I / O ngamungkinkeun unggal I / O pin bisa individual ngonpigurasi pikeun input / output sarta operasi bidirectional.
Babandingan CPLD na FPGA
Sanajan duananaFPGAjeungCPLDAlat ASIC anu tiasa diprogram sareng gaduh seueur ciri umum, kusabab bédana dina struktur CPLD sareng FPGA, aranjeunna gaduh ciri sorangan:
1.CPLD leuwih cocog pikeun completing rupa algoritma jeung logika combinatorial, sarta FP ga leuwih cocog pikeun completing logika sequential.Kalayan kecap sanésna, FPGA langkung cocog pikeun struktur beunghar flip-flop, sedengkeun CPLD langkung cocog pikeun struktur flip-flop kawates sareng struktur beunghar istilah produk.
2.The struktur routing kontinyu tina CPLD nangtukeun yén reureuh timing nyaeta seragam jeung bisa diprediksi, sedengkeun struktur routing segmented of FPGA nangtukeun unpredictability reureuh na.
3.FPGA boga leuwih kalenturan ti CPLD di programming.CPLD diprogram ku modifying fungsi logika jeung sirkuit sambungan internal tetep, bari FPGA diprogram ku cara ngarobah wiring tina sambungan internal.FP ga bisa diprogram dina gerbang logika, sedengkeun CPLD diprogram dina blok logika.
4.The integrasi FPGA leuwih luhur batan CPLD, sarta mibanda struktur wiring leuwih kompleks jeung palaksanaan logika.
5.CPLD leuwih merenah ngagunakeun ti FPGA.Programming CPLD nganggo téknologi E2PROM atanapi FASTFLASH, henteu aya chip mémori éksternal, gampang dianggo.Nanging, inpormasi program FPGA kedah disimpen dina mémori éksternal, sareng metode pamakean pajeulit.
6. CPLDS leuwih gancang ti FPgas sarta boga waktu predictability gede.Ieu kusabab FPGas mangrupikeun pamrograman tingkat gerbang sareng interkonéksi anu disebarkeun diadopsi antara CLBS, sedengkeun CPLDS mangrupikeun pemrograman tingkat blok logika sareng interkonéksi antara blok logikana ditumbuk.
7.Dina cara programming, CPLD utamana dumasar kana E2PROM atawa programming memori FLASH, programming kali nepi ka 10.000 kali, Kauntungannana nyaeta sistem kakuatan kaluar informasi programming teu leungit.CPLD bisa dibagi jadi dua kategori: programming dina programmer jeung programming dina sistem.Kalolobaan FPGA dumasar kana programming SRAM, informasi programming leungit nalika sistem dipareuman, sarta data programming kudu ditulis deui ka SRAM ti luar alat unggal waktos eta diaktipkeun.Kauntungannana nyaéta yén éta tiasa diprogram iraha waé, sareng éta tiasa diprogram gancang dina padamelan, ku kituna ngahontal konfigurasi dinamis dina tingkat dewan sareng tingkat sistem.
8. karusiahan CPLD alus, karusiahan FPGA goréng.
9.Sacara umum, konsumsi kakuatan CPLD langkung ageung tibatan FPGA, sareng langkung luhur tingkat integrasi, langkung atra.